400-035-6699
当前位置: 首页 » 技术支持 » 博文资讯 »

FPGA图像处理开发板FreeDev型号:数字图像处理实战利器

FreeDev数字图像开发套件是一款基于低成本FPGA器件的高速数字化视频图像开发平台。它为工程师提供了一个全面的视频数据采集、数字化处理、网络传输解决方案,特别适用于应用开发和实验。
该开发套件采用Altera Cyclone II EP2C35芯片,拥有150万逻辑门,具备强大的处理能力。它集成了多种硬件资源,包括视频解码器、HDMI和VGA数据采集、输出接口,以及可选配的100M网络支持、大容量DDR SDRAM、FLASH存储、高速LVDS输入/输出和丰富的IO扩展接口。这些精心设计的硬件资源使得开发套件具有极高的灵活性和广泛的适用性。
以下是FreeDev数字图像开发套件的主要应用领域
1. 视频图形数字化处理,为图像处理和分析提供高效支持。 2. VGA图像输入输出处理,满足传统视频信号的需求。 3. 高速LVDS应用,提供低延迟、高信号完整性数据传输。 4. 高速以太网应用开发,支持10/100/1000M网络IP CORE开发。 5. NIOS II软核系统嵌入式应用开发,适用于大型应用和ucLinux操作系统。 6. 大量的FPGA逻辑资源和高速DDR存储,适合各种IP CORE的开发和验证。
在选购比较方面,FreeDev数字图像开发套件具有以下优势:
1. 支持多核应用,板载高速大容量DDR300 SDRAM和FLASH,轻松适应多核应用和开发。 2. 支持NIOS II软核基础上的uClinux开发。 3. 提供64M DDR333 SDRAM和32M FLASH存储。 4. 支持扩展100M Ethernet网络子卡,验证10/100/1000M IP CORE和NIOS II网络软件。 5. 视频解码支持ITU-R BT.656 YCrCb 4:2:2视频数据输出格式,兼容多种视频输入输出。 6. 提供丰富的软件范例,并不断更新和增加。 7. 提供经验证的完整ITU656 to VGA显示IP CORE,适合视频应用开发学习。 8. 提供经验证的完整VGA显示控制器IP CORE。 9. 提供经验证的完整ITU656数据采集到DDR的IP CORE。
FreeDev数字图像开发套件适用于计算机专业、电科类专业、通信类专业的本科生、研究生和博士生。它也可用于IC集成电路IP CORE前期设计验证,以及全国相关科研院所的研究工作。这款开发套件是全国高校本科生、研究生年度竞赛的理想平台,也是各科研院所成功开发特色新产品的最佳选择。
在系统性能方面,FreeDev数字图像开发套件表现出色。它支持高速内存性能,确保EP2C35F672C8器件的DDR稳定运行在134M,EP2C35F672C6器件的DDR稳定运行在167M。此外,它还支持标准清晰度(SD)视频的采集和处理,VGA图像采集和输出处理,以及HDMI()高清图像处理。
硬件资源包括八层板工业级标准设计,确保性能稳定、质量可靠。FPGA芯片采用ATERA Cycone II EP2C35F672C8,配置芯片为EPCS16,支持AS模式和JTAG模式下载配置。套件还提供64M Byte高速DDR SDRAM、32M Byte快速FLASH、100M ETHERNET PHY网络子卡等多种接口和组件。
配套软件包括Quartus II 7.2、Nios II IDE 7.2和Microtronix NiosII Linux开发包1.4版本,为开发者提供完整的开发环境和支持。

 

FPGA图像处理开发板FreeDev型号:数字图像处理实战利器

  FreeDev数字图象开发套件是低成本FPGA器件上的高速数字化视频图象开发平台,为应用设计工程师提供了一个视频数据采集、数字化处理、网络传输视频图象开发实验平台。系统采用了Altera Cyclone II EP2C35 150万门级的FPGA芯片,集成了视频解码、HDMI数据采集、VGA数据采集、HDMI数据输出、VGA输出、可选配100M网络支持、大容量DDR SDRAM、FLASH、高速LVDS In/out,高速IO扩展接口硬件资源。根据应用开发经验,精心设计、精心配置硬件资源,使开发套件拥有非常灵活的适应性,适多个领域的应用开发:

  1、 视频图形数字化处理的应用开发

  2、 VGA 图象输入输出处理

  3、 高速LVDS应用。LVDS_IN接口、LVDS_OUT信号间时延差设计<10ps,良好的信号完整性适合高速应用。

  4、 高速以太网应用开发,10/100/1000M网络 IP CORE开发平台。

  5、 NIOS II软核系统嵌入式应用开发,大容量的存储非常适合嵌入式多核嵌入式控制,较大型应用和ucLinux操作应用开发

  6、 大量的FPGA逻辑资源和高速DDR存储,适合各种IP CORE的开发和验证。

  

 

  【选购比较】

  1. 支持多核应用,高速大容量DDR300 SDRAM和FASH支持,板上跑5个FAST NIOS II核很宽余适应多核应用和开发

  2. 数字图形板同样支持NIOS II软核基础上的uCinux开发。

  3. DDR333 SDRAM 64M

  4. FASH 32M

  5. 支持100M Ethernet网络扩展子卡,支持10/100/1000M IP CORE和NIOS II网络软件的验证(提供simpe_socket_server测试范例)。

  6. 视频解码支持ITU-R BT.656 YCrCb 4:2:2(16bit/8bit)视频数据输出格式,1路复合视频输入,1路S_Video。

  7. 丰富的软件范例,并不断的更新和增加。

  8. 提供经验证的完整ITU656 to VGA显示ip core,适合学习视频应用开发

  9 . 提供经验证的完整VGA 显示控制器 ip core。

  10. 提供经验证的完整ITU656数据采集到DDR的ip core。

  11. 配套USB_bytebaster下载线

  【适用人群】

  适用于计算机专业、电科类专业、通信类专业的本科生、研究生、博士生、IC集成电路 IP CORE前期设计验证、全国相关各科研院所,如计算机科学、微电子、通信、测控技术与仪器设计、电子工程、机电一体化、自动化等相关专业;航天部、电子部、图形图象、 通讯研发……是全国高校本科生、研究生年度竞赛最理想的应用平台,也是各科研院所成功开发特色新产品的最佳选择。

  【系统性能】

  1. 高速内存性能达到器件上限,EP2C35F672C8器件DDR 134M稳定运行,EP2C35F672C6器件DDR 167M稳定运行。

  2. 标准清晰度(SD)视频的采集和处理

  3. VGA 图象采集和输出处理

  4. HDMI(DVI)高清图象处理

  【硬件资源】

  八层板工业级标准设计,性能稳定、质量可靠。

  FPGA芯片:ATERA Cycone II EP2C35F672C8

  配置芯片:EPCS16

  两种下载配置模式:AS模式和JTAG模式。

  64M Byte 高速DDR SDRAM

  32M Byte 快速FASH

  100M ETHERNET PHY网络子卡

  1路CVBS视频解码,支持ITU-R BT.656 YCrCb 4:2:2(16bit/8bit)数据标准格式。

  高速VDS IN接口,支持视频图象数据接收。

  高速VDS OUT接口,支持视频图象数据传输。

  1路24位真彩VGA输入采集

  1路HDMI输入采集

  1路24位真彩VGA输出

  1路HDMI 输出

  4个输入键,1个复位键;

  4个发光二极管

  40芯的功能扩展接口。2个CK输入进全局时钟域,2个P1输出到扩展口,其他36个通用IO适应各种扩展需求,信号间时延差设计<10ps,保持良好的信号完整性。

  【配套软件】

  Quartus II 7.2

  Nios II IDE 7.2

  Microtronix NiosII inux开发包,1.4版本

【限时免费】一键获取网络规划系统模板+传输架构设计+连通性评估方案

FPGA相关文章

服务电话:
400-035-6699
企服商城