400-035-6699
当前位置: 首页 » 技术支持 » 博文资讯 »

\"Implementing the \'Left Shift\' Strategy in IT: A Practical Approach\"

在当今电子技术飞速发展的背景下,集成电路(IC)设计公司不断面临着既要创新又要提高效率的双重挑战。为了满足市场的需求,同时缩短产品上市的时间,传统的增加资源投入的解决方式已不再适用。这时,“左移”策略便成为了IC设计业的一条可行的发展道路。
“左移”策略的本质是前瞻性思维,即在设计流程的早期阶段就识别和解决问题,以防止这些问题在后期造成更大的困扰。传统的设计验证流程通常在设计的后期阶段进行,如DRC、LVS、ERC等,这可能导致在系统集成时出现意料之外的错误,而这些错误的修正需要经过耗时的迭代过程。
通过“左移”策略,设计者可以在流程的早期整合原本在末尾执行的任务,以便更早地发现关键缺陷和错误。这种策略不仅能够节约时间和资源,还能提升产品的整体质量。
在实施“左移”策略之前,设计团队可以自问几个问题,以评估“左移”将如何影响他们的工作流程。为什么要采用“左移”策略?它的优点包括节约时间和资源,通过早期问题识别减少迭代次数;提高产品质量,在问题恶化前解决它们;提高效率,简化流程并促进团队协作;降低风险,通过早期问题发现减少后期设计变更的可能性和成本。
“左移”策略通常包括几个关键组成部分:早期检测工具,如DRC和LVS验证,以发现设计中的问题;自动化流程,以简化验证并减少人工干预;以及不同设计团队间的协作,如IP设计人员、模块设计人员和P&R工程师共同工作,解决问题。
对于不同的IC设计人员,“左移”策略的影响也是显而易见的。IP设计人员可以通过“左移”在设计阶段就发现并修复错误。对于模块设计人员和P&R工程师,“左移”可以帮助他们及早识别设计中的问题,简化工程变更单的处理流程,以及更高效地集成定制IP。
全芯片设计人员也能从“左移”中受益,例如在芯片级连线上进行精确的天线检查,以及在设计后期更容易地实施和管理工程变更单,从而降低引入新错误的风险。
市场上的变化既带来了挑战,也提供了机遇。西门子EDA的CalibrenmPlatform就是一个创新的“左移”解决方案,它提供了早期分析能力和人工智能技术,满足设计人员和工程师的需求,从而有效提升生产力、效率和降低成本,帮助IC设计企业应对市场的挑战。通过这样的策略和技术,IC设计企业能够以更加高效和自信的姿态,迎接未来的挑战。

不断发展的电子世界需要更强大、更高效和更可靠的设备,集成电路 (IC) 设计公司因此面临着持续上涨压力,既要提供创新的产品,又要缩短产品上市时间。过去的传统方法是通过投入更多资源来解决问题,但这种方法在巨大的压力已然难以为继,“左移”(shift left) 策略和工具的出现为IC设计业者提供了新的发展之路。

\

“左移” —— 将流程前置解决后期问题

在传统 IC 设计流程中,签核验证 (sign-off),包括DRC、LVS、以及ERC 往往排在设计周期的末尾。这一整套流程可以确保设计符合晶圆代工厂的要求。然而,在将系统级芯片的所有元件编译到单个芯片中时,通常会产生一些意外错误。纠正这些错误需要经过多轮耗时的调试和验证迭代,耗时耗力耗成本。

“左移”的策略是将在设计流程末尾执行的任务整合到早期阶段,其主要目的是及早发现关键缺陷和错误,以更轻松、更快速地予以解决。“左移”策略不仅能节省时间和资源,还能保证产品质量,甚至提升产品质量。

在考虑实施“左移”策略的时候,我们可以先考虑这样一个问答清单,来帮助自己了解“左移”可能会如何影响我们的设计流程:

1.为什么要使用 “左移”策略?

“左移”策略具有几项显著优势,包括:

节省时间和资源:通过及早识别和解决问题,减少所需的迭代次数,从而节省宝贵的时间和资源。

提升产品质量:在早期阶段解决缺陷有助于提高设计质量,并降低最终产品出现严重错误的可能性。

效率增益:将流程前置可以简化整个设计流程,使设计团队之间的协作更加顺畅,并缩短验证周期。

降低风险:更容易发现早期问题,降低后期设计变更的风险,节省成本。

2.“左移” 策略的关键组成部分有哪些?

“左移”通常涉及以下几部分:

早期检测工具:实施能够及早发现设计问题的工具和方法,例如 DRC 和 LVS 验证。

自动化:利用自动化、集成和用户友好的界面来简化验证流程并减少人工干预。

协作:促进不同设计团队(例如 IP 设计人员、模块设计人员、P&R 工程师)协作,共同解决问题。

3.“左移” 对不同的 IC 设计人员有何影响?

IP设计人员可以在多个方面从 “左移”策略中获益:

硬IP:“左移”有利于在设计阶段发现变更并修复错误,确保硬 IP 组件顺利签核。

软IP:“左移”有助于及早检测和纠正 SRAM 等软 IP 中的问题,从而提高整体设计质量。

定制IP:借助在线检查工具,定制封装设计变得更加高效,减少了手动迭代所需的时间和工作量。

对于模块设计人员和 P&R 工程师来说,“左移”可提供以下优势:

及早识别问题:在设计流程的早期发现贴装、抽象和布局中的问题,从而减少运行时间和错误数。

高效的工程变更单(ECO)处理:“左移”可精确定位变更并支持有针对性的检查,从而简化工程变更单 的处理。

定制 IP 集成:定制 IP 封装可以更顺利地集成,同时减少运行时间和错误带来的挑战。

全芯片设计人员可在多项任务中体验“左移”带来的好处:

精准的天线检查:“左移”可将焦点范围缩小到芯片级连线,从而简化天线检查并减少运行时间。

高效实施工程变更单:在最后阶段引入的设计变更变得更易于管理,降低了引入新错误的风险。

优化调试:识别设计修订版之间的变化和解决错误变得更加简单,简化了调试过程。

f67beb12-7f75-11ee-939d-92fbcf53809c.png

市场的变化既带来挑战也伴随机遇。西门子EDA的CalibrenmPlatform提供创新的“左移”解决方案,具备早期分析能力和人工智能技术,满足时下设计人员和工程师的需求,有效提升生产力、效率并降低成本,助力IC设计企业直面市场挑战。

【限时免费】一键获取网络规划系统模板+传输架构设计+连通性评估方案

设计流程相关文章

服务电话:
400-035-6699
企服商城